您好,欢迎来到聚文网。
登录
免费注册
网站首页
|
搜索
热搜:
磁力片
|
漫画
|
购物车
0
我的订单
商品分类
首页
幼儿
文学
社科
教辅
生活
销量榜
Xilinx新一代FPGA设计套件Vivado应用指南
字数: 539.00千字
装帧: 平装
出版社: 清华大学出版社
作者: 无 著作 孟宪元 等 编者
出版日期: 2014-08-01
商品条码: 9787302366836
版次: 1
开本: 其他
页数: 331
出版年份: 2014
定价:
¥69
销售价:
登录后查看价格
¥{{selectedSku?.salePrice}}
库存:
{{selectedSku?.stock}}
库存充足
{{item.title}}:
{{its.name}}
加入购物车
立即购买
加入书单
收藏
精选
¥5.83
世界图书名著昆虫记绿野仙踪木偶奇遇记儿童书籍彩图注音版
¥5.39
正版世界名著文学小说名家名译中学生课外阅读书籍图书批发 70册
¥8.58
简笔画10000例加厚版2-6岁幼儿童涂色本涂鸦本绘画本填色书正版
¥5.83
世界文学名著全49册中小学生青少年课外书籍文学小说批发正版
¥4.95
全优冲刺100分测试卷一二三四五六年级上下册语文数学英语模拟卷
¥8.69
父与子彩图注音完整版小学生图书批发儿童课外阅读书籍正版1册
¥24.2
好玩的洞洞拉拉书0-3岁宝宝早教益智游戏书机关立体翻翻书4册
¥7.15
幼儿认字识字大王3000字幼儿园中班大班学前班宝宝早教启蒙书
¥11.55
用思维导图读懂儿童心理学培养情绪管理与性格培养故事指导书
¥19.8
少年读漫画鬼谷子全6册在漫画中学国学小学生课外阅读书籍正版
¥64
科学真好玩
¥12.7
一年级下4册·读读童谣和儿歌
¥38.4
原生态新生代(传统木版年画的当代传承国际研讨会论文集)
¥11.14
法国经典中篇小说
¥11.32
上海的狐步舞--穆时英(中国现代文学馆馆藏初版本经典)
¥21.56
猫的摇篮(精)
¥30.72
幼儿园特色课程实施方案/幼儿园生命成长启蒙教育课程丛书
¥24.94
旧时风物(精)
¥12.04
三希堂三帖/墨林珍赏
¥6.88
寒山子庞居士诗帖/墨林珍赏
¥6.88
苕溪帖/墨林珍赏
¥6.88
楷书王维诗卷/墨林珍赏
¥9.46
兰亭序/墨林珍赏
¥7.74
祭侄文稿/墨林珍赏
¥7.74
蜀素帖/墨林珍赏
¥12.04
真草千字文/墨林珍赏
¥114.4
进宴仪轨(精)/中国古代舞乐域外图书
¥24.94
舞蹈音乐的基础理论与应用
内容简介
本书系统论述了新一代fpga设计套件vivado的性能、使用方法以及fpga的开发方法。全书内容包括vivado设计套件的特性,全面可编程fpga器件的架构,使用vivado套件创建复杂数字系统设计项目,仿真系统功能,rtl分析产生网表文件,性能要求的时序约束及综合,布局布线及静态时序分析和生成位流文件等全部设计过程,基于项目和非项目批作业两种用tcl指令的设计模式,同步设计技术、hdl编码技术、时序收敛和hls优化dsp算法等关键技术,并以实例介绍了嵌入式系统的设计方法等。本书适合作为高校电子信息类专业的实践教学用书和工程技术人员的参考用书。
目录
第1章 Vivado设计套件
1.1 单一的、共享的、可扩展的数据模型
1.2 标准化XDC约束文件-SDC
1.3 多维度解析布局器
1.4 lP封装器、集成器和目录
1.5 Vivado HLS把ESL带入主流
1.6 其他特性
1.6.1 快速的时序收敛
1.6.2 提高器件利用率
1.6.3 增量设计技术
1.6.4 Tcl特性
1.7 Vivado按键流程执行设计项目
1.7.1 KC705开发板实现计数器
1.7.2 在Nexys4开发板实现计数器
第2章 7系列FPGA架构和特性
2.1 7系列结构特点
2.1.1 采用统一的7系列架构
2.1.2 高性能和低功耗结合的工艺
2.2 扩展7系列的UltraScale架构
2.3 可配置逻辑模块CLB
2.3.1 Slice的结构和功能
2.3.2 SliceM配置为SRL
2.3.3 SliceM配置为分布式RAM
2.4 7系列专用模块:BlockRAM/FIFO和DSP模块
2.4.1 BlockRAM/FIFO
2.4.2 DSP模块
2.4.3 110模块
2.4.4 时钟资源
2.5 由RTL代码推论实验
2.5.1 计数器程序
2.5.2 实验结果
第3章 创建设计项目
3.1 wave_gen设计概述
3.2 启动Vivado
3.3 仿真设计
3.3.1 添加仿真需要的信号
3.3.2 运行仿真和分析仿真结果
3.4 利用时钟向导配置时钟子系统
3.5 产生lP集成器子系统设计
3.5.1 产生lP集成器模块设计
3.5.2 定制lP
3.5.3 完成子系统设计
3.5.4 产生lP输出产品
3.5.5 例示lP到设计中
第4章 RTL级分析和设计网表文件
4.1 网表文件
4.1.1 设计项目数据库
4.1.2 网表文件
4.1.3 推演的设计网表文件
4.1.4 综合的设计网表文件
4.1.5 实现的设计网表文件
4.2 RTL设计分析
4.2.1 RTL网表文件
4.2.2 RTL设计规则校验
4.2.3 浏览设计的层次
4.2.4 平面规划布图
4.2.5 时钟规划布图
4.3 网表文件的设计对象
4.3.1 通过get命令来寻找网表中的对象
4.3.2 设计层次
4.3.3 pin的层次与名称
4.3.4 层次展平化
……
第5章 设计综合和基本时序约束
第6章 设计实现与静态时序分析
第7章 Tcl命令设计项目
第8章 同步设计技术
第9章 HDL编码技巧
第10章 时序收敛
第11章 硬件诊断
第12章 VivadoHLS
第13章 嵌入式系统Zynq设计
×
Close
添加到书单
加载中...
点此新建书单
×
Close
新建书单
标题:
简介:
蜀ICP备2024047804号
Copyright 版权所有 © jvwen.com 聚文网