您好,欢迎来到聚文网。 登录 免费注册
数字电子技术

数字电子技术

  • 字数: 577.00千字
  • 装帧: 平装
  • 出版社: 清华大学出版社
  • 作者: 张雪平 著作 张雪平 主编
  • 出版日期: 2011-01-01
  • 商品条码: 9787302237945
  • 版次: 1
  • 开本: 16开
  • 页数: 370
  • 出版年份: 2011
定价:¥39 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
目录
绪论
第1章 逻辑代数基础
概述
1.1 数制和码制
1.1.1 数制
1.1.2 几种常用数制之间的转换
1.1.3 码制,
1.1.4 算术运算和逻辑运算
1.2 逻辑代数基础
1.2.1 基本逻辑运算
1.2.2 逻辑代数的基本公式
1.2.3 逻辑代数的基本定理
1.2.4 逻辑函数的表示方法
1.2.5 逻辑函数的公式法化简
1.2.6 逻辑函数的卡诺图化简
1.2.7 具有无关项的逻辑函数及其化简
1.3 EDA技术基础
1.3.1 VHDL,语言基础
1.3.2 Multisim 8.0软件简介
小结
思考题
习题

第2章 门电路
概述
2.1 逻辑门电路中的开关器件
2.1.1 二极管及其开关特性
2.1.2 三极管及其开关特性
2.1.3 MOS管及其开关特性
2.2 分立元件门电路
2.2.1 二极管与门和或门
2.2.2 三极管非门
2.2.3 MOS管非门
2.3 TTL门电路:
2.3.1 TTL反相器的电路结构和工作原理
2.3.2 TTL反相器的外部特性
2.3.3 TTL反相器的动态特性
2.3.4 其他类型的TTL电路
2.3.5 TTL数字集成电路系列
2.4 CMOS门电路
2.4.1 CMOS反相器的电路结构和工作原理
2.4.2 CMOS反相器的外部特性
2.4.3 CMOS与非门和或非门
2.4.4 CMOS三态门和漏极开路门
2.4.5 CMOS传输门
2.4.6 CMOS数字集成电路系列
2.5 门电路的VHDL描述及其仿真
2.5.1 门电路的VHDL描述
2.5.2 门电路的仿真
小结
思考题
习题

第3章 组合逻辑电路
概述
3.1 组合逻辑电路的分析
3.1.1 组合逻辑电路的特点
3.1.2 组合逻辑电路的分析
3.2 组合逻辑电路的设计
3.3 组合逻辑电路中的竞争与冒险
3.3.1 竞争与冒险的概念
3..3.2 竞争与冒险的识别
3.3.3 冒险现象的消除
3.4 组合逻辑电路的VHDL描述及其仿真
3.4.1 组合逻辑电路的VHDL描述
3.4.2 组合逻辑电路的仿真
小结
思考题
刊题

第4章 常用组合逻辑器件
概述
4.1 编码器和译码器
4.1.1 编码器
4.1.2 译码器
4.1.3 显示译码器
4.2 数据选择器和数据分配器
4.2.1 数据选择器
4.2.2 数据分配器
4.3 加法器和数值比较器
4.3.1 加法器
4.3.2 数值比较器
4.4 中规模集成电路实现组合
逻辑函数
小结
思考题
习题

第5章 时序逻辑电路
概述
5.1 触发器
5.1.1 基本触发器
5.1.2 同步触发器
5.1.3 边沿触发器
5.1.4 触发器的逻辑功能及其描述方法
512时序逻辑电路状态的描述
5.3 时序逻辑电路的分析方法
5.3.1 时序逻辑电路的分析步骤
5.3.2 时序逻辑电路的分析举例
5.4 时序逻辑电路的设计方法
5.4.1 时序逻辑电路的设计步骤
5.4.2 时序逻辑电路的设计举例
5.5 时序逻辑电路的竞争与冒险
5.6 时序逻辑电路的VHD[。描述及其仿真
5.6.1 时序逻辑电路的VHDI描述
5.6.2 时序逻辑电路的仿真
小结
思考题
习题

第6章 常用时序逻辑器件
概述
6.1 寄存器和移位寄存器
6.1.1 寄存器
6.1.2 移位寄存器
6.2 计数器
6.2.1 二进制计数器
6.2.2 十进制计数器
6.2.3 N进制计数器
6.3 顺序脉冲发生器
6.4 常用时序逻辑器件的应用
小结
思考题
习题

第7章 可编程逻辑器件
概述
7.1 可编程逻辑器件的发展
7.2 可编程逻辑器件的结构和表示方法
7.2.1 可编程逻辑器件的结构
7.2.2 PLD电路的表示方法
7.3 存储器
7.3.1 ROM的组成原理
7.3.2 ROM的分类
7.3.3 ROM的应用
7.4 可编程阵列逻辑(PAL)
7.4.1 基本的PAL,电路
7.4.2 PAL,的几种输出结构和反馈形式
7.4.3 PAL,的应用举例
7.5 通用阵列逻辑(GAL)
7.5.1 输出逻辑宏单元
7.5.2 GAL器件的结构控制字
7.5 13输出逻辑宏单元(OLMC)的组态
7.6 可擦除的可编程逻辑器件(EPLD)
7.6.1 EPLD的基本结构和特点
7.6.2 EPLD的与一或逻辑阵列
7.6.3 EPLD的输出逻辑宏单元(OLMC)
7.7 复杂可编程逻辑门阵列器件(CPLD)
7.7.1 嵌入式阵列块(EAB)
7.7.2 逻辑单元(LE)及逻辑阵列块(LAB)
7.7 13快速通道(FT)
7.7.4 I/O单元(IOE)
7.8 现场可编程逻辑门阵NPGA)
7.8.1 FPGA的基本结构
7.8.2 可编程逻辑块(CLB)
7.8.3 可编程输入,输出块(IOB)
7.8.4.可编程内部连线(PI)
7.8.5 编程数据
7.8.6 FPGA与CPI..D的比较
7.9 可编程逻辑器件开发流程
小结
思考题
习题

第8章 脉冲波形的产生和整形电路
概述
8.1 555定时器
8.1.1 555定时器的电路结构
8.1.2 555定时器的基本功能
8.2 施密特触发器
8.2.1 555定时器构成的施密特触发器
8.2.2 集成施密特触发器
8.2.3 施密特触发器的应用
8.3 单稳态触发器
8.3.1 555定时器构成的单稳态触发器
8.3.2 集成单稳态触发器
8.3.3 单稳态触发器的应用
8.4 多谐振荡器
8.4.1 555定时器构成的
多谐振荡器
8.4.2 石英晶体多谐振荡器
8.4.3 多谐振荡器的应用
小结
思考题
习题

第9章 数一模和模一数转换器概述
9.1 D/A转换器
9.1.1 倒T形电阻网络D/A转换器
9.1.2 权电流型D/A转换器
9.1.3 双极性输出D/A转换器
9.1.4 D/A转换器的主要技术指标
9.2 A/D转换器
9.2.1 A/D转换器的基本原理
9.2.2 并联比较型A/D转换器
9.2.3 反馈比较型A/D转换器
9.2.4.双积分型A/D转换器
9.2.5 A/D转换器的主要
技术指标
小结
思考题
习题

第10章 数字系统设计基础
概述
10.1 数字系统设计方法
10.1.1 传统的数字系统设计方法
10.1.2 现代的数字系统设计方法
10.2 数字系统设计实例
10.2.1 十字路口交通灯控制器
10.2.2 1/100秒计时控制器
小结
思考题
习题

附录A 数字系统设计的VHDL文件
附录B 基本逻辑单元图形符号
对照表
附录C 常用数字系统名词中英文对照表
习题答案
参考文献

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网