您好,欢迎来到聚文网。 登录 免费注册
EDA技术与Verilog HDL

EDA技术与Verilog HDL

  • 字数: 518
  • 出版社: 清华大学
  • 作者: 编者:黄继业//黄汐威//潘松//陈龙|
  • 商品条码: 9787302666165
  • 版次: 4
  • 开本: 16开
  • 页数: 298
  • 出版年份: 2024
  • 印次: 1
定价:¥79.8 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
内容简介
本书系统地介绍了EDA 技术和Verilog HDL硬件描 述语言,将Verilog HDL的 基础知识、编程技巧和实用 方法与实际工程开发技术在 Quartus/Vivado上很好地结 合起来,使读者通过本书的 学习能迅速了解并掌握EDA 技术的基本理论和工程开发 实用技术,为后续的深入学 习和发展打下坚实的理论与 实践基础。 笔者依据高校课堂教学 和实验操作的规律与要求, 并以提高学生的实际工程设 计能力和自主创新能力为目 的,合理编排全书内容。全 书共分为6个部分:EDA技 术概述、Verilog HDL语法 知识及其实用技术、FPGA 仿真与硬件实现 (Ouartus/Vivado工具应用 )及IP核的详细使用方法、 有限状态机设计技术、 16/32位实用CPU设计技术 、Verilog仿真与Test Bench 编写方法。除个别章节外, 大多数章节都安排了相应的 习题和大量针对性强的实验 与设计项目。书中列举的 Verilog HDL示例都经编译 通过或经硬件测试通过。 本书主要面向高等院校 本、专科的EDA技术和 Verilog HDL语言基础课, 推荐作为电子信息类、通信 、自动化、计算机类、电子 对抗、仪器仪表、人工智能 等学科专业和相关实验指导 课的教材用书或主要参考书 ,同时也可作为电子设计竞 赛、FPGA开发应用的自学 参考书。 与此教材配套的还有教 学课件、实验指导课件、实 验源程序以及与实验设计项 目相关的详细技术资料等, 读者都可以免费获取。
作者简介
\"黄继业,杭州电子科技大学教授,国家级一流本科课程负责人(2门),多年从事EDA技术、FPGA与嵌入式系统方面的科研与教学工作。作为第2完成人获省科学技术奖二三等奖各1项,参与获得国家级教学成果奖二等奖2项、省教学成果特等一二等奖各1项,主编参编教材十余部。指导学生参加全国大学生电子设计竞赛/智能汽车竞赛获全国一等奖超30项。 黄汐威,新加坡南洋理工大学电路与系统专业博士,美国麻省理工学院访问学者,现任杭州电子科技大学电子信息学院教授、博导、国家一流专业集成电路设计与集成系统系主任,主要从事生物医疗传感检测电路与系统相关研究,近年来主持多个国家和省部级项目。 潘松,在杭州电子科技大学(原杭州电子工业学院)任教30多年直至退休。长期致力于“EDA技术”课程的教学研究与教学改革,是国内最早在本科教学中引入 “EDA技术”课程的课程创建者之一,也是较早把“EDA技术”教学引入高等职业教育的先行者。在国内“EDA技术”教学领域有加大的知名度与影响力。 陈龙,杭州电子科技大学教书,博导,主编参编教材7部,获国家级教学成果二等奖2项,浙江省教学成果特等奖1项、一等奖1项、二等奖1项。指导学生全国大学生智能汽车竞赛、全国大学生电子设计竞赛获国家级奖项40余项。获浙江省“万人计划”教学名师、浙江省高校“优秀共产党员”、浙江省“教坛新秀”、浙江省“五星级青年教师”。\"
目录
第1章 概述 1.1 EDA技术 1.2 EDA技术应用对象 1.3 常用的硬件描述语言 1.4 EDA技术的优势 1.5 面向FPGA的开发流程 1.5.1 设计输入 1.5.2 综合 1.5.3 适配(布局布线) 1.5.4 仿真与时序分析 1.5.5 RTL描述 1.6 可编程逻辑器件 1.6.1 PLD的分类 1.6.2 PROM可编程原理 1.6.3 GAL 1.7 CPLD的结构与可编程原理 1.8 FPGA的结构与工作原理 1.8.1 查找表逻辑结构 1.8.2 Cyclone 4E/10 LP系列器件的结构原理 1.8.3 内嵌Flash的FPGA器件 1.8.4 Artix-7系列FPGA的基本结构 1.8.5 主要FPGA生产厂商 1.9 硬件测试技术 1.9.1 内部逻辑测试 1.9.2 JTAG边界扫描测试 1.10 编程与配置 1.11 Quartus 1.12 IP核 1.13 主要EDA软件公司 1.14 EDA的发展趋势 习题 第2章 程序结构与数据类型 2.1 Verilog程序结构 2.1.1 Verilog模块的表达方式 2.1.2 Verilog模块的端口信号名和端口模式 2.1.3 Verilog信号类型定义 2.1.4 Verilog模块功能描述 2.2 Verilog的数据类型 2.2.1 net线网类型 2.2.2 wire线网型变量的定义方法 2.2.3 register寄存器类型 2.2.4 reg寄存器型变量的定义方法 2.2.5 integer类型变量的定义方法 2.2.6 存储器类型 2.3 Verilog文字规则 2.3.1 Verilog的4种逻辑状态 2.3.2 Verilog的数字表达形式 2.3.3 数据类型表示方式 2.3.4 常量 2.3.5 标识符、关键词及其他文字规则

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网