您好,欢迎来到聚文网。 登录 免费注册
Xilinx FPGA权威设计指南 基于Vivado 2023设计套件 2023版

Xilinx FPGA权威设计指南 基于Vivado 2023设计套件 2023版

  • 字数: 1137600
  • 装帧: 平装
  • 出版社: 电子工业出版社
  • 出版日期: 2024-04-01
  • 商品条码: 9787121475160
  • 版次: 1
  • 开本: 16开
  • 页数: 632
  • 出版年份: 2024
定价:¥198 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
编辑推荐
"本书以Xilinx的集成开发环境Vivado 2023为载体,详细介绍了Xilinx新一代UltraScale+系列FPGA的内部结构、Vivado集成开发环境、Vivado工程模式和非工程模式设计流程、创建和封装IP、高级约束原理和实现方法、调式工具原理、部分可重配置原理及实现、HLS原理和实现、HDMI驱动原理和实现。 内容全面:本书内容涵盖了现场可编程门阵列器件的内部结构、Vivado集成开发环境下工程模式和非工程模式的设计流程、IP的封装和调用、时序和物理约束、动态功能交换、高级综合工具,以及SelectIO资源的高级应用(HDMI驱动)。 解读详细:对Vivado 2023集成开发环境的一些具体细节问题进行更深入的分析和 讲解,如UltraScale+器件内部结构的原理和使用方法、创建不包含源文件的IP核方法、基于工程的动态功能交换、高级综合工具详解,以及SelectIO资源的高级应用。 实例丰富:为了帮助读者全面掌握Vivado 2023集成开发工具的使用方法,本书配 套提供近70个设计实例,这些设计实例基本覆盖了Vivado 2023设计套件所提供的设计功能。 "
内容简介
本书全面系统地介绍了基于Xilinx新一代集成开发环境Vivado2023的FPGA设计方法、设计流程和具体实现。全书共11章,内容包括Xilinx新一代UltraScale -架构FPGA、Vivado设计套件导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、Vivado创建和封装用户P核流程、Vivado时序和物理约束原理及实现、Vivado调试工具原理及实现、Vivado动态功能交换原理及实现、Vitis HLS原理详解、Vitis HLS实现过程详解,以及HDMⅫ显示屏驱动原理和实现。
本书可作为使用Xilinx集成开发环境Vivado进行FPGA设计的工程技术人员的参考书,也可作为电子信息类专业高年级本科生和研究生的教学和科研用书,还可作为Xilinx公司Vivado相关培训的培训教材。
作者简介
何宾,知名的嵌入式和EDA技术专家,长期从事电子设计自动化方面的教学和科研工作,与全球多家知名的半导体厂商和EDA工具厂商密切合作。已经出版电子信息方面的著作共40余部,内容涵盖电路仿真、电路设计、FPGA、数字信号处理、单片机、嵌入式系统等。典型的代表作有《模拟电子系统设计指南(基础篇):从半导体、分立元件到TI集成电路的分析与实现》、《模拟电子系统设计指南(实践篇):从半导体、分立元件到TI集成电路的分析与实现》、《Xilinx Zynq-7000嵌入式系统设计与实现-基于ARM Cortex-A9双核处理器和Vivado的设计方法》、《Altium Designer17一体化设计标准教程-从仿真原理和PCB设计到单片机系统》、《STC8系列单片机开发指南:面向处理器、程序设计和操作系统的分析与应用》等。
目录
第1章Xilinx新一代UltraScale+架构FPGA1
1.1UltraScale+结构特点1
1.1.1ArtixUltraScale+FPGA系列1
1.1.2KintexUltraScale+FPGA系列2
1.1.3VirtexUltraScale+FPGA系列3
1.2可配置逻辑块4
1.2.1查找表功能和配置7
1.2.2多路复用器10
1.2.3进位逻辑21
1.2.4存储元件29
1.2.5分布式RAM(只有SLICEM)33
1.2.6只读存储器(ROM)37
1.2.7移位寄存器(只有SLICEM)42
1.3时钟资源和时钟管理模块45
1.3.1时钟架构概述45
1.3.2时钟布线资源概述46
1.3.3CMT概述46
1.3.4时钟资源47
1.3.5时钟管理模块52
……

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网