您好,欢迎来到聚文网。 登录 免费注册
数字逻辑与数字系统设计——基于Proteus VSM和Verilog HDL

数字逻辑与数字系统设计——基于Proteus VSM和Verilog HDL

  • 字数: 525000
  • 装帧: 平装
  • 出版社: 清华大学出版社
  • 出版日期: 2013-08-01
  • 商品条码: 9787302328780
  • 版次: 1
  • 开本: 16开
  • 页数: 336
  • 出版年份: 2013
定价:¥49 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
内容简介
本书比较全面地介绍了数字电路的基本概念和工作原理,并以ProteusISIS为辅助工具,用可视化方式实现数字逻辑电路的分析和设计,有利于加深读者对数字逻辑电路和数字系统设计的理解和掌握。与此同时,通过大量实例将目前数字系统设计中常用的Verilog硬件描述语言引入数字逻辑电路的设计过程中,使读者尽可能早地接触到新的设计方法,不仅为本课程的教学开拓新路,同时也为将此类方法用于后续课程的学习打下良好基础。本书内容包括基础知识、逻辑代数基础、逻辑门电路、组合逻辑基础、组合逻辑电路、时序逻辑基础、时序逻辑电路、脉冲数字电路、转换电路、可编程逻辑基础、数字系统设计基础等。
本书可作为计算机类、电子类、自动化类等相关专业的本科生教材或教学参考书,也可供相关专业的工程技术人员参考。
目录
第1章 基础知识
1.1 概述
1.1.1 数字信号与模拟信号
1.1.2 数字系统的基本结构
1.2 常用数制及其转换
1.2.1 十进制
1.2.2 二进制
1.2.3 二进制与十进制之间的相互转换
1.2.4 八进制数和十六进制数及其与二进制数之间的转换
1.2.5 八进制在数制转换中的桥梁作用
1.2.6 不同数制数据的后缀表示
1.3 带符号二进制数的表示方法
1.3.1 原码
1.3.2 反码
1.3.3 补码
1.3.4 二进制数的加、减法运算
1.4 常用编码
1.4.1-十进制编码(BCD码)
1.4.2 格雷码
1.4.3 ASCII码
1.5 Proteus软件简介
1.5.1 Proteus简介
……

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网