您好,欢迎来到聚文网。 登录 免费注册
EDA技术与应用项目化教程--Verilog HDL版

EDA技术与应用项目化教程--Verilog HDL版

  • 字数: 461
  • 出版社: 上海交大
  • 作者: 编者:张平华//谭立新|责编:王清//孟海江
  • 商品条码: 9787313280749
  • 版次: 1
  • 开本: 16开
  • 页数: 237
  • 出版年份: 2023
  • 印次: 1
定价:¥56 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
内容简介
《EDA技术与应用项目 化教程——Verilog HDL版》 为职业教育国家在线精品课 程“电子设计自动化技术”的 配套用书。本书以提高工程 设计能力为目的,选择电子 设计自动化典型案例为主要 载体,通过“项目导向、任 务驱动”模式编撰,深入浅 出地对EDA技术及相关知识 做了系统和完整的介绍。本 书的开发软件选用国内应用 广泛的Quartus Ⅱ,硬件描 述语言选用Verilog HDL, 依托三阶螺旋递进(初阶验 证、进阶提高、高阶创新) 设计思路组织相关项目。全 书包括三人表决器设计、四 位加法器设计、数字电子钟 设计、声光警示器设计、交 通灯控制器设计和数字温度 计设计六个项目,每个项目 从项目描述、知识准备、任 务实现、考核评价、拓展提 升和项目总结六个方面编写 。本书取材广泛、内容新颖 、重点突出,可作为应用电 子技术、电子信息工程、通 信工程等信息类专业及相关 专业的教材,也可作为相关 专业技术人员的参考书。
目录
项目一 三人表决器设计 项目描述 一、EDA技术及其发展 二、可编程逻辑器件 三、面向CPLD/FPGA的。EDA设计流程 四、FPGA生产厂商简介 五、基于CPLD/FPGA的常用EDA工具 六、硬件描述语言 七、任务实现——Quartus Ⅱ软件安装 八、任务实现——三人表决器设计 考核评价 拓展提升 项目总结 项目二 四位加法器设计 项目描述 一、四位加法器原理 二、Quartus Ⅱ原理图输入设计方法 三、任务实现——利用原理图输入法设计3—8译码器 四、任务实现——利用原理图输入法设计四位加法器 考核评价 拓展提升 项目总结 项目三 数字电子钟设计 项目描述 一、Verilog语言要素 二、Verilog语句 三、任务实现——数字电子钟设计方案分析 四、任务实现——数字电子钟的Verilog程序设计 考核评价 拓展提升 项目总结 项目四 声光警示器设计 项目描述 一、结构语句 二、Verilog设计中LPM函数的应用 三、任务实现——声光警示器设计方分析 四、任务实现——声光警示器Verilog程序设计 考核评价 拓展提升 项目总结 项目五 交通灯控制器设计 项目描述 一、混合设计方式与数字系统验证 二、有限状态机设计 三、任务实现——交通灯控制器设计方案分析 四、任务实现——交通灯控制器设计 考核评价 拓展提升 项目总结 项目六 数字温度计设计

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网