您好,欢迎来到聚文网。 登录 免费注册
FPGA系统设计(基于Verilog HDL的描述电子科学与技术微课视频版高等学校电子信息类专业

FPGA系统设计(基于Verilog HDL的描述电子科学与技术微课视频版高等学校电子信息类专业

  • 字数: 444
  • 出版社: 清华大学
  • 作者: 编者:李莉|责编:曾珊//李晔
  • 商品条码: 9787302608622
  • 版次: 1
  • 开本: 16开
  • 页数: 277
  • 出版年份: 2022
  • 印次: 1
定价:¥69 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
内容简介
本书系统介绍FPGA的开 发应用知识,主要分为基础 部分和应用部分。基础部分 包括FPGA开发流程、硬件 描述语言Verilog HDL、 Quartus Prime开发环境、 基本电路的FPGA设计、基 于IP的设计等内容。应用部 分包括人机交互接口设计、 数字信号处理电路设计、密 码算法设计、嵌入式Nios设 计等内容。全书语言简明易 懂,逻辑清晰,并提供了不 同领域的FPGA应用实例以 及完整的设计源程序。 本书可作为高等学校电 子信息、计算机、自动化等 专业的本科生教材,也可供 从事电子设计的工程技术人 员参考。
作者简介
李莉 北京电子科技学院副教授,长期从事EDA技术及可编程逻辑器件的研究与教学工作,“EDA技术”北京市精品课程主讲教师,主编教材获北京市优质教材课件奖。
目录
第1章 FPGA开发简介 1.1 可编程逻辑器件概述 1.2 FPGA芯片 1.2.1 FPGA框架结构 1.2.2 Intel FPGA 1.3 FPGA开发工具 1.4 基于FPGA的开发流程 1.4.1 FPGA设计方法概论 1.4.2 典型FPGA开发流程 1.4.3 FPGA的配置 1.4.4 基于FPGA的SoC设计方法 第2章 Verilog HDL硬件描述语言 2.1 程序基本结构 2.2 Verilog HDL数据类型 2.2.1 常量 2.2.2 net型变量 2.2.3 variable型变量 2.3 Verilog HDL运算符 2.4 Verilog HDL描述语句 2.4.1 赋值语句 2.4.2 条件语句 2.4.3 结构说明语句 2.4.4 循环控制语句 2.4.5 生成语句 2.5 语句的顺序执行与并行执行 2.6 元件例化 2.7 内置基本门 2.8 Verilog语言模块描述方式 第3章 Quartus Prime设计开发环境 3.1 Quartus Prime概述 3.2 Quartus Prime设计流程 3.2.1 设计输入 3.2.2 设计处理 3.2.3 波形仿真 3.2.4 器件编程 3.3 嵌入式逻辑分析仪使用 第4章 基本电路的HDL设计 4.1 优先编码器 4.2 译码器 4.3 数据选择器 4.4 运算电路的设计 4.5 时钟信号 4.6 锁存器和触发器 4.6.1 锁存器 4.6.2 触发器 4.7 同步、异步控制信号 4.8 同步电路的设计原则 4.9 计数器 4.10 分频器 4.11 寄存器

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网