您好,欢迎来到聚文网。 登录 免费注册
基于Proteus的数字电路分析与设计(第二版)

基于Proteus的数字电路分析与设计(第二版)

  • 字数: 449
  • 出版社: 西安电子科大
  • 作者: 编者:朱清慧//李定珍|责编:许青青
  • 商品条码: 9787560668789
  • 版次: 2
  • 开本: 16开
  • 页数: 295
  • 出版年份: 2023
  • 印次: 1
定价:¥49 销售价:登录后查看价格  ¥{{selectedSku?.salePrice}} 
库存: {{selectedSku?.stock}} 库存充足
{{item.title}}:
{{its.name}}
精选
内容简介
本书图文并茂、深入浅 出地介绍了数字电路的有关 知识。全书共9章,第1~4 章为基础知识部分,主要介 绍数字系统的概念、数制与 码制、门电路以及组合逻辑 代数;第5章为组合逻辑电 路分析与设计,以Proteus 为平台,以实际器件的应用 电路为载体进行电路分析; 第6章和第7章分别为锁存器 和触发器、时序逻辑电路的 分析与设计,同样以 Proteus为平台,介绍实际 器件的应用案例;第8章为 脉冲波形发生器,介绍数字 电路时钟波形的产生及整形 ;第9章介绍了模一数和数 一模转换器。本书给出了大 量术语对应的英文,以便于 读者学习专业知识的同时提 高专业英语能力。 本书可作为应用型本科 院校电气信息类等专业学生 学习数字电子技术课程的教 材,也可供从事电子线路设 计的工程技术人员学习和参 考。
目录
第1章 数字系统的概念 1.0 概述 1.1 数字量和模拟量 1.1.1 模拟量和模拟电信号 1.1.2 数字量和数字电信号 1.2 二进制数、逻辑电平和数字波形 1.2.1 二进制数 1.2.2 逻辑电平 1.2.3 数字波形 1.3 数据传输 1.4 基本逻辑运算 1.5 基本逻辑功能 1.5.1 比较功能 1.5.2 算术功能 1.6 数字集成电路 1.6.1 集成芯片封装 1.6.2 管脚序号 1.6.3 集成电路分类 1.6.4 集成电路技术 习题 第2章 数制与码制 2.0 概述 2.1 十进制数 2.2 二进制数 2.2.1 二进制数的表示方式 2.2.2 二进制的优点 2.2.3 二进制数的波形图 2.3 十进制-二进制转换 2.3.1 整数部分的转换 2.3.2 小数部分的转换 2.4 二进制算术运算 2.4.1 二进制加法运算 2.4.2 二进制减法运算 2.4.3 二进制乘法和除法运算 2.5 二进制数的反码和补码 2.5.1 有符号数 2.5.2 反码和补码 2.5.3 补码的运算 2.5.4 溢出 2.6 八进制数 2.6.1 八进制数的表示方法 2.6.2 八进制数与二进制数、十进制数之间的转换 2.7 十六进制数 2.7.1 十六进制数的表示方法 2.7.2 十六进制数与二进制数、十进制数之间的转换 2.8 BCD码 2.9 格雷码和ASCII码 2.9.1 格雷码 2.9.2 ASCII码 习题 第3章 门电路 3.0 概述 3.1 三极管的基本开关电路 3.1.1 双极型三极管的基本开关电路 3.1.2 MOSFET基本开关电路 3.1.3 TTL和CMOS的逻辑电平标准 3.2 TTL门电路工作原理 3.2.1 TTL反相器 3.2.2 TTL与非门 3.2.3 其他TTL门电路 3.3 CMOS门电路 3.3.1 CMOS基本逻辑门电路 3.3.2 带缓冲器的CMOS门电路 3.4 其他功能门电路 3.4.1 CMOS传输门 3.4.2 三态门 3.4.3 集电极开路门 3.5 数字集成芯片实用常识 3.5.1 数字集成芯片分类及命名 3.5.2 数字集成芯片管脚的处理 习题 第4章 组合逻辑代数 4.0 概述 4.1 布尔算术的定律和法则 4.1.1 基本公式 4.1.2 常用公式 4.1.3 逻辑代数的基本定理 4.2 逻辑函数及其表示方法 4.2.1 逻辑函数 4.2.2 逻辑函数的表示方法 4.2.3 逻辑函数形式的转换 4.2.4 标准与或式和标准或与式 4.2.5 逻辑函数形式的变换 4.3 逻辑函数的化简方法 4.3.1 公式法化简 4.3.2 卡诺图法化简 4.4 具有约束的逻辑函数的化简 4.4.1 约束项和约束条件 4.4.2 具有约束的逻辑函数的公式法化简 4.4.3 具有约束的逻辑函数的卡诺图法化简 习题 第5章 组合逻辑电路分析与设计 5.0 概述 5.1 组合逻辑电路的分析和设计方法 5.1.1 组合逻辑电路的分析方法 5.1.2 组合逻辑电路的设计方法 5.2 常用组合逻辑集成芯片 5.2.1 编码器 5.2.2 译码器 5.2.3 数据分配器 5.2.4 数据选择器 5.2.5 加法器 5.2.6 全减器 5.2.7 数值比较器 5.3 组合逻辑电路中的竞争和冒险 5.3.1 产生竞争和冒险的原因 5.3.2 消除竞争和冒险的方法 习题 第6章 锁存器和触发器 6.0 概述 6.1 SR锁存器 6.1.1 低电平输入有效的SR锁存器 6.1.2 高电平输入有效的SR锁存器 6.1.3 SR锁存器的应用 6.2 触发器 6.2.1 电平触发的触发器 6.2.2 脉冲触发的触发器 6.2.3 边沿触发的触发器 6.2.4 触发器功能汇总 习题 第7章 时序逻辑电路的分析与设计 7.0 概述 7.1 时序逻辑电路的分析方法 7.1.1 同步时序逻辑电路的分析方法 7.1.2 异步时序逻辑电路的分析方法 7.2 计数器 7.2.1 异步计数器 7.2.2 同步计数器 7.2.3 加/减计数器 7.2.4 任意进制计数器的集成芯片连接 7.3 寄存器和移位寄存器 7.3.1 寄存器 7.3.2 移位寄存器 7.4 环形计数器和扭环形计数器 7.4.1 环形计数器 7.4.2 扭环形计数器 7.5 时序逻辑电路的设计方法 7.5.1 顺序脉冲发生器的设计 7.5.2 序列信号发生器的设计 7.5.3 同步时序逻辑电路的设计方法 7.5.4 异步时序逻辑电路的设计方法 习题 第8章 脉冲波形发生器 8.0 概述 8.1 施密特触发器 8.1.1 门电路组成的施密特触发器 8.1.2 CMOS集成施密特触发器 8.1.3 施密特触发器的应用 8.2 555定时器 8.2.1 555定时器的工作原理 8.2.2 用555定时器构成的多谐振荡器 8.2.3 用555定时器构成的单稳态触发器 8.2.4 用555定时器构成的施密特触发器 8.3 集成单稳态触发器 8.3.1 用CMOS门电路组成

蜀ICP备2024047804号

Copyright 版权所有 © jvwen.com 聚文网